



# درس مدارهای منطقی تکلیف کامپیوتری پنجم: آشنایی با عملکرد ماشینهای حالت

دانشکدگان فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده نیمسال دوم سال تحصیلی ۱۴۰۲-۰۳ دستیار آموزشی: ایمان رسولی پرتو iman.rasouli10@gmail.com

در کاربردهای بینایی ماشین و پردازش تصویر ، در فاز استخراج ویژگیها به دلیل تعداد زیاد پیکسلها، از میانگین تصاویر استفاده می شود. یک پیکسل با چند پیکسل مجاور خود ادغام شده و میانگین آنها به عنوان یک ویژگی از این مجموعه در نظر گرفته می شود. پیاده سازی عملیات محاسبه میانگین یک تصویر با تعداد پیکسلهای بالا به شکل نرمافزاری بسیار زمان بر خواهد بود. یک راه جایگزین، پیاده سازی سخت افزاری این عملیات است. با توجه به اینکه در کاربردهای سیستمهای بی درنگ نیاز به سرعت بالا داریم، این پیاده سازی می تواند جایگزین مناسبی باشد. در این تمرین یک سیستم میانگین گیری را به شکل سخت افزاری پیاده سازی و شبیه سازی خواهید کرد. در ادامه مدار طراحی شده را به شکل پارامتری بازطراحی می کنید و در بخش آخر از تکنیک موازی سازی برای افزایش سرعت محاسبات استفاده خواهید کرد.

# برای پیادهسازی مدار میانگین گیر نکات زیر را مدنظر داشته باشید:

- 💠 هر پیکسل یک عدد ۸ بیتی فرض میشود.
- ❖ در ابتدا هر ۳۲ پیکسل مجاور را ادغام کرده و میانگین آن را بدست میآوریم. پیکسلهای مجاور در یک
  حافظه قرار می گیرند.
- ❖ سیستم را به شکل سریال ٔ طراحی کنید. به این معنی که در هر سیکل فقط یک عملیات جمع می تواند
  انجام شود.
- ❖ کنترل کننده با دیدن یک پالس کامل سیگنال start شروع به کار می کند، همچنین وقتی محاسبات انجام شد، سیگنال done را فعال می کند. همچنین یک سیگنال ready دارد که وقتی در حالت استراحت<sup>۵</sup> قرار دارد آن را فعال می کند.
  - \* محدودیتهای سختافزاری: ۱ جمع کننده، ۱ تقسیم کننده، یک ROM ۸ بیتی با ۳۲ خانه

<sup>&</sup>lt;sup>1</sup> Computer Vision

<sup>&</sup>lt;sup>2</sup> Image Processing

<sup>&</sup>lt;sup>3</sup> Feature Extraction

<sup>&</sup>lt;sup>4</sup> Serial

<sup>&</sup>lt;sup>5</sup> Idle



شکل ۱: ساختار مدار میانگین گیر

### بخش اول:

❖ مدار را به شکل هافمن طراحی کنید. مدار شما باید شامل مسیرداده و شامل یک جمع کننده، یک تقسیم کننده
 یک ROM و یک رجیستر) و کنترل کننده (یک ماشین حالت) باشد که در یک مدار سطح بالا به یکدیگر متصل می شوند. (مطابق شکل ۱) شماتیک مسیرداده و دیاگرام حالت کنترل کننده را رسم کنید.

## \* برای پیادهسازی مسیرداده به نکات زیر توجه کنید:

- ♣ در هر سیکل یک داده از ROM خوانده شده و به جمع کننده می رود. جمع کننده در هر سیکل مقدار خوانده شده از حافظه را با مجموع داده های قبلی جمع می کند و حاصل جمع در یک رجیستر ذخیره می شود. این روند تا خواندن آخرین داده از حافظه ادامه دارد. (مقدار اولیه رجیستر صفر است)
- ♣ حافظه به شکل یک رجسیتر دو بعدی شامل عرض بیت و تعداد خانهها طراحی می شود. همچنین از حافظه فقط عملیات خواندن انجام می شود که همگام با clock نیست.
  - استفاده کنید. پیادهسازی تقسیم کننده از عملگر "۱" استفاده کنید.
- ❖ مدار طراحی شده در بخش را به زبان System Verilog توصیف کنید. توجه داشته باشید کنترل کننده شما
  باید از قواعد هافمن پیروی کند.

<sup>&</sup>lt;sup>6</sup> Datapath

<sup>&</sup>lt;sup>7</sup> Controller

<sup>&</sup>lt;sup>8</sup> Top Module

<sup>&</sup>lt;sup>9</sup> Asynchronous Read

❖ مدار سطح بالای خود را با نوشتن testbench شبیهسازی کنید. در ابتدا در حافظه اعداد ۰ تا ۳۱ را قرار دهید
 و میانگین محاسبه شده را مشاهده کنید. تصویر شکل موج خروجی را در گزارش خود قرار دهید.
 سپس دادههای موجود در فایل "data.mem" که در اختیار شما قرار داده شده، به کمک دستور زیر در ROM قرار دهید و مدار را شبیهسازی کنید. تصویر شکل موج خروجی را در گزارش خود قرار دهید. میانگین پیکسلها را با محاسبات دستی مقایسه و بررسی کنید.

❖ مدار خود را در نرم افزار Quartus سنتز ۱۰ کنید. تعداد المانهای مصرفی و بیشترین فرکانس Clock را گزارش
 کنید.

#### بخش دوم:

برای قابلیت استفاده مجدد از سختافزار و تعیین تعداد پیکسل هر بسته، مدار را نسبت به تعداد پیکسلها به شکل پارامتری طراحی کنید. سپس مدار را برای تعداد ۱۶ و ۶۴ پیکسل صرفا سنتز نمایید (نیازی به پر کردن خانههای حافظه نیست). مدارهای این بخش و مدار بخش اول را از نظر میزان سختافزار مصرفی و بیشترین فرکانس clock مقایسه نمایید.

<sup>&</sup>lt;sup>10</sup> Synthesize

#### بخش سوم:

در بخش اول یک مدار میانگین گیر با ۳۲ پیکسل را طراحی کردید. در این بخش میخواهیم با موازی سازی ۱۱ به منظور افزایش سرعت محاسبات از دو مدار میانگین گیر با ۱۶ پیکسل استفاده کنیم و میانگین ۳۲ پیکسل را به منظور افزایش سرعت محاسبات از دو مدار با استفاده از بخش دو) ایجاد کنید. محتوای فایل "data.mem" بدست آوریم. دو مدار میانگین گیر با ۱۶ پیکسل (با استفاده از بخش دو) ایجاد کنید. مدار سطح بالا نمونه گیری کنید مدار سطح بالا را طوری طراحی کنید که از خروجی دو مدار ۱۶ پیکسلی میانگین ۳۲ پیکسل را محاسبه کنید. مدار سطح بالا را طوری طراحی کنید که از خروجی دو مدار ۱۶ پیکسلی میانگین ۳۲ پیکسل را محاسبه کنید. می توانید از یک تقسیم کننده و جمع کننده استفاده کنید. مدار را شبیه سازی و سنتز نمایید. شکل موج خروجی را مشاهده کرده و نتایج سنتز از نظر فرکانس کاری و میزان سخت افزار مصرفی با نتایج بخش اول مقایسه کنید.

در بخش اول مدار را به شکل تمام سریال پیادهسازی کردید، موازیسازی چه مزیتها و چه معایبی نسبت به حالت تمام سریال دارد؟

#### نكات تحويل پروژه:

- لله بخشهایی که با این رنگ مشخص شدهاند، در گزارش خود بیاورید. گزارش خود را منظم و در یک قالب مشخص بنویسید.
- → کدهای خود را به همراه گزارش در یک فایل zip قرار دهید و با فرمت Zip عزارش در یک فایل zip و با فرمت DLD\_CA#5\_StudenNumber.zip در سامانه ایلرن آپلود کنید.
  - 🖊 تحویل پروژه به صورت حضوری است. در نتیجه نیاز است روی مفاهیم پروژه تسلط کافی داشته باشید.

با آرزوی بهترینها برای شما

\_

<sup>&</sup>lt;sup>11</sup> Parallelism